|
| Titre : | Implémentation en VHDL d’un émetteur-récepteur OFDMA pour une application en RFNoC | | Type de document : | theses et memoires | | Auteurs : | Kahina Rahmi, Auteur ; Dihia Belkacemi, Directeur de thèse | | Editeur : | TIZI-OUZOU : FGEI.UMMTO | | Année de publication : | 2022 | | Importance : | 72 p. | | Présentation : | ill. | | Format : | 30 cm. | | Note générale : | Bibliogr. | | Langues : | Français | | Mots-clés : | OFDMA RFNoC MPSoC VHDL. | | Résumé : | Afin d’améliorer les performances des architectures MPSoCs (Multi-Processor Système on Chip), le RFNoC (Radio-Frequency Network on Chip) est considéré comme une solution d’interconnexion efficace réduisant la latence et la consommation d’énergie. Pour permettre l’accès multiple au sein du RFNoC, plusieurs techniques de multiplexage ont été proposées dont : le TDMA, le FDMA, le CDMA et l’OFDMA. La technique d’accès OFDMA (Accès Multiple par Répartition Orthogonale de la Fréquence) est considérée comme la technique la plus optimale pour la gestion d’accès multiple dans les transmissions RFNoC. L’objectif de notre mémoire est la conception de la partie bande de base d’un émetteur récepteur OFDMA pour les applications en RFNoCs en utilisant le langage VHDL. En premier lieu, nous avons implémenté et validé la chaîne de transmission OFDMA dans l’environnement MATLAB.
En second lieu, nous avons conçu les différents blocs constituant notre chaîne en utilisant le langage VHDL. Ces différents blocs ont été évalués avec succès. La conception en utilisant le langage de description matérielle (VHDL) permet de vérifier et de valider notre chaîne de transmission dans un environnement plus réaliste en prenant en compte les contraintes matérielles. | | Diplôme : | Master | | Permalink : | ./index.php?lvl=notice_display&id=36852 |
Implémentation en VHDL d’un émetteur-récepteur OFDMA pour une application en RFNoC [theses et memoires] / Kahina Rahmi, Auteur ; Dihia Belkacemi, Directeur de thèse . - TIZI-OUZOU (TIZI-OUZOU) : FGEI.UMMTO, 2022 . - 72 p. : ill. ; 30 cm. Bibliogr. Langues : Français | Mots-clés : | OFDMA RFNoC MPSoC VHDL. | | Résumé : | Afin d’améliorer les performances des architectures MPSoCs (Multi-Processor Système on Chip), le RFNoC (Radio-Frequency Network on Chip) est considéré comme une solution d’interconnexion efficace réduisant la latence et la consommation d’énergie. Pour permettre l’accès multiple au sein du RFNoC, plusieurs techniques de multiplexage ont été proposées dont : le TDMA, le FDMA, le CDMA et l’OFDMA. La technique d’accès OFDMA (Accès Multiple par Répartition Orthogonale de la Fréquence) est considérée comme la technique la plus optimale pour la gestion d’accès multiple dans les transmissions RFNoC. L’objectif de notre mémoire est la conception de la partie bande de base d’un émetteur récepteur OFDMA pour les applications en RFNoCs en utilisant le langage VHDL. En premier lieu, nous avons implémenté et validé la chaîne de transmission OFDMA dans l’environnement MATLAB.
En second lieu, nous avons conçu les différents blocs constituant notre chaîne en utilisant le langage VHDL. Ces différents blocs ont été évalués avec succès. La conception en utilisant le langage de description matérielle (VHDL) permet de vérifier et de valider notre chaîne de transmission dans un environnement plus réaliste en prenant en compte les contraintes matérielles. | | Diplôme : | Master | | Permalink : | ./index.php?lvl=notice_display&id=36852 |
|